数字音频流的处理和音频输出的FPGA程序设计
  

编号:99-587469 | DOC格式 | 5.50M | 51 页

本文共51页,可试读16

试读已结束,如需获得全文请点击下载

下载
已通过人工审核校对,完整可用,请放心下载 已加入诚信保障计划,若无法下载可先行赔付
豆知手机版上线啦
分享 收藏
立即下载

内容介绍

原文档由会员 花粥 发布

数字音频流的处理和音频输出的FPGA程序设计


1.95万字 43页 原创作品,通过查重系统


毕业设计说明书中文摘要
尽管当下数字化广播电台的建设高速发展,但是与之配套的监测、控制系统却未实现同步,其效率较低,功能并不理想。本课题针对音频广播监测这一领域现状提供了一种系统设计方案,有较大的实用价值。本课题的工作可归结为信号格式转换,利用FPGA芯片对输入的音频数据解码,再转换成I2S格式信号传输给专用音频芯片,音频芯片将数字音频转换成模拟音频后输出,用户即可通过耳机收听到声音。
本文首先介绍了广播电视行业普遍应用的AES/EBU音频接口标准和信号转换系统所使用的I2S总线标准,包括它们的采样频率、位宽和内含信息等,基于这些特点建立格式转换方案。
其次介绍了系统的总体设计,自顶向下地划分各个模块的功能,主要分为电平转换模块、信号解码模块和音频格式转换模块。另外还说明了确保系统功能实现的外围电路设计,包括电源、时钟部分。系统的主控部分由Alter公司的FPGA芯片EP1C3T144C8实现,包括音频信号的解码和格式转换,还有对数模转换模块的控制。实现数模转换的音频芯片选用了四片飞利浦公司的芯片UDA1341TS,分别对应完成四路I2S数字音频转换为模拟音频的功能。
之后详细阐述了信号的采样、解码、识别、提取和转换模块的设计,包括设计方法、部分程序和综合得到的RTL电路图。最后则给出了实物图和调试结果,并对运行结果进行分析,提出了总结和展望。


关键词:AES/EBU标准音频流,FPGA,I2S总线标准,L3控制,解码

扫扫二维码,随身浏览文档

手机浏览器 即可继续访问

推荐 UC浏览器 或 百度手机浏览器

手机阅读文档,一键扫码下载

获取二维码

微信公众号

手机 关注公众号

关注公众号,用微信扫描即可登录网站

获取二维码