低电压数字系统电源设计技术

编号:5-16881 | DOC格式 | 203.00K | 5 页

本文共 5 页,可试读 3

试读已结束,如需获得全文请点击下载

下载
已通过人工审核校对,完整可用,请放心下载 已加入诚信保障计划,若无法下载可先行赔付
豆知手机版上线啦
分享 收藏
立即下载

内容介绍

原文档由会员 bshhty 发布

低电压数字系统电源设计技术
在计算机和通信领域,为了降低系统功耗提高电源效率,系统工作电压越来越低;另外,随着信息技术和微电子工艺技术的高速发展,器件的特征尺寸越来越小,集成电路的电源电压也越来越低。低电压器件的成本更低,性能更优,所以各大半导体公司都将3.3V、2.5V等低电压集成电路作为推广重点,如高端的DSP、PLD/FPGA产品已广泛采用3.3V、2.5V甚至1.8V、1 5V供电。因此,低电压数字系统的电源设计,是电子工程师面临的严峻挑战。

1 采用低压差线性稳压器(LDO)
低压差线性稳压器的突出优点是具有最低的成本、最低的噪声和最低的静态电流。它

扫扫二维码,随身浏览文档

手机浏览器 即可继续访问

推荐 UC浏览器 或 百度手机浏览器

手机阅读文档,一键扫码下载

获取二维码

微信公众号

手机 关注公众号

关注公众号,用微信扫描即可登录网站

获取二维码